Pagina 1 di 1

Sull’effettiva densità dei nodi produttivi FinFET, qual è la verità?

Inviato: mercoledì 28 settembre 2016, 18:25
da Fottemberg

Re: Sull’effettiva densità dei nodi produttivi FinFET, qual

Inviato: giovedì 29 settembre 2016, 5:07
da dobermann77
In giro si legge che i 7nm non-Intel sarebbero equivalenti ai 14nm Intel,
ma sono tutte palle secondo me :cool:

Re: Sull’effettiva densità dei nodi produttivi FinFET, qual

Inviato: giovedì 29 settembre 2016, 7:55
da george_p
dobermann77 ha scritto:In giro si legge che i 7nm non-Intel sarebbero equivalenti ai 14nm Intel,
ma sono tutte palle secondo me :cool:
Essì, in giro si legge e si sente davvero proprio tutto l'impensabile che la stupidità umana possa concepire, anche perché i 7 nm se qualche produttore li ha realizzati sono a malapena dei test di laboratorio. E in quanto tali non possono essere paragonati ai (variabilissimi) 14 nm di intel che ormai sono decisamente sul mercato da anni e più "maturi".
In giro e miocuggino sono eterni fratelli :asd:

Re: Sull’effettiva densità dei nodi produttivi FinFET, qual

Inviato: giovedì 29 settembre 2016, 9:26
da lucusta
il gate lo puoi pure fare da 7nm,ma per arrivarci fisicamente ci vuole rame, rame che parte dalla superficie e che contatta bene con il package.
passare da 14 a 7nm e' dividere per 4 la superficie di connessione...
è fisicamente improbabile che riescano a scalare tutto con questo fattore.

e poi un chip non e' SRAM...

Re: Sull’effettiva densità dei nodi produttivi FinFET, qual

Inviato: venerdì 30 settembre 2016, 18:31
da gridracedriver
non capisco perché far credere di avere un PP più avanzato abbassando il numerino commerciale, quando poi il prodotto è inferiore (tipo samsung vs tscm)
non si ha un effetto controproducente?

Re: Sull’effettiva densità dei nodi produttivi FinFET, qual

Inviato: venerdì 30 settembre 2016, 18:40
da NickNaylor
lucusta ha scritto:il gate lo puoi pure fare da 7nm,ma per arrivarci fisicamente ci vuole rame, rame che parte dalla superficie e che contatta bene con il package.
passare da 14 a 7nm e' dividere per 4 la superficie di connessione...
è fisicamente improbabile che riescano a scalare tutto con questo fattore.

e poi un chip non e' SRAM...
il problema dovrebbe essere in incidere il silicio ( che fa da stampo ) più che colare il rame all'interno dell'incisione.